·上一文章:基于Proteus的嵌入式应用系统仿真中的源码调试
·下一文章:基于μC/OS-II嵌入式系统的低功耗开发
图1 DSP 分层的布线方法
晶振与EMI 滤波器
晶振是DSP的心脏,TMS320C6201一般都工作在100MHz以上,为保证其稳定工作,晶振及其辅助元件应尽量靠近DSP,时钟信号线也要较宽。为防止振荡信号串入其他电路,晶振下面不要走其他信号线. 此外TMS320C6201时钟锁相环( PLL) 需要一个EMI滤波器与之配套工作,以防止PLL的电源干扰,EMI 滤波电路如图2 所示。
图2 EMI 滤波电路
图2 中的EMI滤波器推荐采用TDK公司的ACF451832-153-T,它相当于一个带通滤波器,插入损耗—频率特性如图3 所示。晶振的频率刚好落在EMI滤波器阻带范围(11~70 MHz) 内,这样PLL外部的相同频率谐波就不会通过电源串入锁相环,晶振频率也不会串入电源影响外部电路。
图3 EMI滤波器典型插入损耗—频率特性图
电路灵活性设计
随着DSP系统在电路设计上的复杂程度不断提高,其检验与调试也越来越困难。在设计中应充分考虑电路的灵活性,以方便调试,如配合可编程器件、加入指示灯、手动复位、拨码开关、跳线、信号探测点等。
结束语
要设计一个高质量的PCB ,做到良好的电磁兼容性,并不是一件容易的事。在设计中,除了依据开发人员的经验外,还可借助EDA 软件,如Cadence公司的SPECCTRAQuest 等,对PCB加以优化。