1 系统组成及工作原理
该系统选用ADSP—TS101数字信号处理器作为雷达信号处理器系统的中央处理器。处理器主频为250 MHz,该处理器内部采用了多条分开的总线,使用多级流水线方式工作,因此具有很高的数据吞吐率和很高的执行速度。由于FFT变换要用到大量的乘法运算,而该DSP芯片可以在单指令周期内完成一条乘法指令。加上该DSP芯片的指令系统中有专用的位翻转寻址指令,这项操作在FFT处理中是必须的,所以非常适合于做FFT处理。同时,采用浮点运算可以不必担心运算溢出的问题,具有较高的运算精度。由ADSP—TS101数字信号处理器为核心构成的雷达信号处理器的基本组成框图如图1所示。
对从前级送过来的每个周期的回波数据都存入下面的矩阵的第一行,再把下一个周期回波数据存入矩阵的第二行。N个周期之后,便形成了一个N行、M列的矩阵:
FFT处理则对每一列的数据做FFT变换来实现相参积累处理,得到每一个距离单元回波信号的多普勒信息。如果第m个距离单元有目标出现,则第m列的N个数据经FFT处理后将产生与目标速度v相应的数据输出。这样我们就检测到运动目标的信息。
在前后级之间传输数据时,利用链路口来进行数据传输。ADSP-TS101一共有4个8位的链路口。ADSP-TS101的链路口可以达到很高的数据传输速率,适于进行高速数据传输,而且电路结构比较简单。在内部数据存储方式上,采用乒乓存储结构。在某一帧中,若A存储区用于存储前级电路传输过来的数据,则B存储区中的数据供DSP进行处理,在下一帧则反过来。程序固化在FLASH存储器中,复位后自动加载到DSP的程序存储区中。而被处理的数据全部存放在DSP的数据存储区中。这种分开的存储结构加上DSP内部的多总线结构使得读取指令和访问数据可以同时进行,提高了运行效率。
本系统设计时利用DSP内部的DMA(直接内存访问)功能。DMA(直接内存访问)功能可以在不需要内核干预的情况下在2块存储器之间传输数据。DMA控制器有自己的源地址和目的地址产生器。利用DSP内部的2块内部数据存储区和多总线结构,在内核对一块内部RAM中的数据进行处理时,利用DMA在另一块内部RAM和外部存储器之间交换数据。
2 基本工作流程
本系统在主处理程序中进行FFT积累处理,在主存储器的输入数据缓冲区中存储完一个相参处理周期的数据后开始对其进行FFT处理。在主处理程序进行FFT处理的过程中,DSP响应定时中断,在主存储器的另一块输入数据缓冲区中存储下一个相参处理周期的数据。在主处理程序完成一个处理周期后返回时切换这两块缓冲区,处理其中一块缓冲区中的数据,而在另一块缓冲区中准备数据。在ADSP-TS101芯片的内部有两块大小为64 k个32位字的RAM块,由于CPU访问内部RAM的速度比访问外部RAM的速度快,而且在做FFT运算的过程中要多次访问同一组数据。为了提高处理效率,最好是把数据成批地读入到内部RAM中进行处理,处理完后再成批地送出去。
全部距离单元的数据处理完后,主处理程序读取控制字进行判断,看是否要做恒虚警率(CFAR)处理,如果不做则跳过这一段程序,如果做则进入恒虚警(CFAR)处理部分。恒虚警率(CFAR)处理方法采用左右距离单元平均选大恒虚警电路,采用软件实现。通过计算被检测单元两侧的平均杂波电平,选取其中的较大者作为检测门限,当被检测单元的信号超过检测门限时,将被检测单元的数据输出,当被检测单元的信号小于检测门限时,输出数据零。处理结果存放在输出缓冲区中。处理程序将输出缓冲区中的处理结果通过链路口输出到后级电路。输出结果后主程序返回。
由于整个处理系统的工作过程比较复杂,因此,软件的设计与调试是很重要的。在处理器的工作过程中,包含了按照系统定时信号同步地与前后级之间传输数据,以总线并行的方式同时从外部存储器向DSP内部存储器输送待处理数据和DSP对另一块内部存储器中已存好的数据进行运算处理,对工作方式控制字的响应与工作方式的切换等操作。这就要求在软件结构上进行合理的设计与配置,并注意发挥DSP指令功能强和操作灵活的优点。充分利用处理器的内部资源。图2是经简化的处理程序流程图。
3 结语
数字信号处理相对于模拟信号处理有很大的优越性,表现在精度高、灵活性大、可靠性好,采用具有很强编程能力的通用DSP实现数字信号处理正得到越来越广泛的应用。