摘要:结合美国ADI公司推出低功耗宽带集成锁相环芯片ADF4110的性能特点以及锁相环频率合成器的原理,给出了用ADF4110锁相环芯片设计频率自动跟踪系统的硬件电路,并给出了频域和时域的测试结果,表明电路可以进行精确实时功率控制和本振频率控制,可以满足不同频点发射机的要求。
关键词:频率跟踪;锁相环;相位噪声;分频器
O 引言
利用锁相技术实现频率的加、减、乘、除。其优点是由于锁相环路相当于一窄带跟踪滤波器,因此能很好地选择所需频率的信号,抑制杂散分量,且避免了大量使用滤波器,十分有利于集成化和小型化。此外,一个设计良好的压控振荡器具有高的短期频率稳定性,而标准频率源具有高的长期频率稳定度,锁相式频率合成器把这二者结合在一起,使其合成信号的长期稳定度和短期稳定度都很高。但锁相式频率合成器的缺点是频率转换时间较长,单环频率合成器的频率间隔不可能做得很小。
1 锁相环结构
锁相环一般为一个负反馈环路结构,它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相,结构如图1所示。
鉴相器是用于判断锁相器所输出的时钟信号和接收信号中的时钟相差幅度。环路滤波器是用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器,用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。压控振荡器的输出频率正比于环路滤波器上的控制电压,最终使参考时钟与分频器的输出信号同频同相,即压控振荡器的输出信号频率为参考时钟频率的N倍。可调相/调频的时钟发生器是用于根据鉴相器所输出的信号来适当的调节锁相器,内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能。
锁相环有很多种类,可以是数字的也可以是模拟的也可以是混合的,可以用于恢复载波也可以用于恢复基带信号时钟。从整体上来说,输入与输出信号频率差不断减小,直到差值为零,进入锁定状态,相差等于一个极小的数值,实现频率跟踪。
2 ADF4110芯片介绍
ADF4110是分频为N的在无线接收器和发射机的上变频和下变频部分的一台小数N分频PLL频率合成器,它包括一台低噪声数字式阶段频率探测器(PFD),精确度极高的充电泵,并且有可编程序的参考分频器,一致的RF输出相位,工作电源2.7V到3.3V,串行接口,模拟式和数字式锁,电源下降沿工作方式,拥有环路滤波器。广泛应用于CATV设备,基础配置的无线收音机,无线手机,无线LANs和PMR,通信测试设备。ADF4110采用16脚下TSSOP封装,内部结构如图2所示。