·上一文章:基于盲源分离的同道数字通信干扰抑制
·下一文章:基于HART协议的智能透明数据转换器
三、数据采集电路及通讯软件实现
主AD50C的FSD接到从片的FS端,见图3。
具体通信过程如下:AD50C数据输入输出与C30数据接收管脚相连,AD50C发出的帧频信号通过FS脚与C30达到同步,FSD为同步延时信号,主要用来扩展主从器件,AD50C上M/S可控制AD50C的主从方式。C30中时钟和同步信号脚可用软件设置成外部输入,这样数据发送/接收,帧同步,时钟信号均由AD50C产生,主时钟(MCLK)信号由晶振提供,FC、XF端作为二次通讯请求,假设数据传输格式为16位,则FC高电平时发出二次通讯请求。
程序的流程图见图4
四、结束语
本文就两种典型的芯片连接进行了介绍,从而很好地实现了数据的采集过程中寄存器的数据读写,在实际中也得到了很好的应用。