2 设计方案
该系统设计采用扫频测试法。设频率响应为H(jω),实系数线性时,不变系统在正弦信号x(n)=Acos(ω0n+ψ)的激励下的稳态输出为y(n)。利用三角恒等式,将输入x(n)表示为两个复数指数函数之和:
若输入为exp(jω0n),线性时不变系统稳态输出为H(exp(jω0n))exp(jω0n)。根据线性性质可知,输入g(n)的响应v(n)为:
同理,输入g*(n)的输出为v*(n)是v(n)的复数共轭。于是输出y(n)的表达式:
由上可知,当系统在正弦信号的激励下,输出响应达到稳态,这是与输入激励信号频率相同的正弦波,响应信号与激励信号幅值比为该频率的幅频响应值,而两者的相位差为相频特性值。因此采用扫频法测量频率特性。
以单片机和FPGA为核心,利用FPGA通过DDS合成得到且频率由单片机控制的正弦波作为扫频信号,将其输入至待测网络,由峰值检波电路分别测量各扫频信号对应的输入网络信号和输出网络信号,并由其比例关系求得待测网络的幅频特性。测量幅度的同时FPGA利用计数法测量出代表进出网络信号的相位差的脉冲数,然后送入单片机得到对应频率点的相角。将各频点得到的幅度特性和相位特性存入FPGA内部的RAM中,并结合锯齿波显示在示波器上。同时,LCD还显示扫描频率的初始值、终止值和步进值。定点测量时,LCD显示单个频率点的幅度和相位。该系统设计框图如图1所示。
3 硬件电路设计
3.1 信号产生模块
利用FPGA内部的DDS信号输出扫频信号经D/A转换器形成正弦信号。D/A转换器选用DAC0800。DAC0800具有8位分辨率,输出电流建立时间为100 ns,8位的位宽,工作电压范围为±4.5~±18 V。因此,经DAC0800所形成的正弦信号有256个取样值,完全能满足系统精度要求。输出正弦信号的最高频率为200 kHz,100 ns的速率也满足系统要求。由于DAC0800只具有从数字量到模拟电流输出量转换功能,因此.需增加运算放大器实现I—V转换,其转换电路如图2所示。DDS信号输出需要加低通滤波器来平滑滤波,以减少信号的谐波分量。
3.2 峰值检波电路
峰值检测原理是当输入电压通过正半周时,检波管导通,电容C充电,选取适当电容值,使其电容放电速度大于充电速度,这样,电容两端的电压可以保持在最大电压处,该电压通过由运算放大器构成的射随器(高阻隔离)输出电压峰值。这里运算放大器选用LF356,其输入失调电压和输入失调电流较小,输入阻抗大,可以很好隔离前后级。峰值检波电路如图3所示。