PS/FS:休眠模式选择端。器件进入休眠状态时,此引脚决定休眠的类型。在部分休眠模式下,内部参考电路和振荡电路不断电,耗电大约200μV。在全部休眠模式下,所有模拟电路均断电,此时器件的功耗可以忽略不计。
BUSY:忙信号输出端。此引脚的逻辑输出表明器件所处的状态。在CONVST下降沿之后,忙信号变为高电平并在转换期间保持高电平。一旦转换结束,转换结果存入输出寄存器,忙线复位为低电平。在忙信号下降沿之前,跟踪/保持放大器转为跟踪状态,忙信号变为低电平以开始跟踪。在忙信号变低时,若CONVST输入仍为低电平,则器件在忙信号上降沿自动进行入休眠状态。
REF OUR:2.5V±1%参考电压输出。
AVDD:模拟电源端。
DVDD:数字电源端,2.7~5.25V。用于给AD7492器件内除输出驱动电路和输入电路外的所有数字电路提供电源。
AGND:模拟地。
DGND:数字地。
AGND和DGND理论上应处于同一电位,即使在有瞬变电流时,其差值最大也不可超过0.3V。
VIN:模拟输入端。单端模拟输入路线。输入范围为0V~REF IN。此引脚为直流高阻抗。
VDRIVE:输出驱动电路和数字输入电路的供电电源为2.7V~5.25V。此电源电压决定数据输出引脚的高电平电压和数字输入的阈值电压。当数字输入和输出引脚阈值电压为3V时,VDRIVE允许AVDD和DVDD在5V电压下工作(使ADC的动态性能最优)。
DB0~DB11:数字线0~11位。器件的并联数字输出。这是由CS和RD控制的三态输出。它们的输出高电平电压是由VDRIVE引脚决定的。
3 应用接口电路
图3 为AD7492的一个典型连接图。一旦CONVST变为低电平,忙信号就变为高电平,在转换结束时,忙信号的下降沿用于激发一个中断服务。由CS和RD线控制并读取12字节。内部2.5V参考电压使AD7492成为0~2.5V的模拟输入、单极性AD转换器。REF OUT引脚需并联一个不小于100nF的电容器,以使基准电压保持稳定。因为第一闪转换可能会有误差,建议剔除第一次转换结果。这样也可以保证各部分处于正确的转换状态。上电时,不能变动,否则CONVST的上升沿可能会叫不醒器件。
图3 中,将VDRIVE引脚与DVDD相连是为了确定逻辑输出的电平值为0或DVDD。加在VDRIVE的电压可确定输入和输出逻辑信号的电压值。如果 DVDD连接5V电压而VDRIVE连接3V电压,则对应逻辑0和1的电压为0V和3V。这些特性使得AD7492能以3V的阈值电压使A/D在5V下运行。