·上一文章:基于FPGA雷达成像方位脉冲压缩系统的设计
·下一文章:小型化SIR同轴腔体滤波器的设计
把实测数据导人Matlab进行分析,得到主副比为-42.38 dB,满足了系统的要求,如图10所示。
通用信号处理板实物图,如图11所示。
3 结束语
文中设计的基于CPCI总线的通用FPGA信号处理板,具有庞大的数据处理能力和高实时性,在实际应用中实现了数字下变频,大时宽带宽积数字脉冲压缩等功能。不用过多考虑硬件设计问题,只要根据通用信号处理板上的资源情况,将设计任务合理地配置到板上各处理单元中,就可提高系统的可靠性,缩短设计周期。这对于数据处理要求高、实时性强、数据量大、处理算法复杂多变的雷达信号处理系统,有着重要的实际意义。