·上一文章:基于CPCI总线的通用FPGA信号处理板的设计
·下一文章:基于FPGA的远程图像采集系统设计
最后经HFSS仿真优化,结果如图6和图7所示。
3 结束语
文中以同轴SIR谐振器为单元,谐振器间采用开窗口的形式形成电容和电感耦合构成滤波器结构,设计了一款小型化的梳状带通滤波器,并在谐振器的开路端加载电容。由于加载电容及阶跃电容的存在,使其尺寸《1/4波长,与1/4波长100 mm相比,长度压缩了66%,软件仿真结果验证了该方法的可行性和有效性。