CMOS图像传感器的12C_SCL、12C_SDA引脚分别与BF533的PF0、PF1相连,其像素输出端口D0~D7与BF533的PPI0~PPI7相连,PO3030K的像素时钟作为PPI的驱动时钟。
3.2 存储器系统
存储器系统包括程序存储器和数据存储器,程序存储器主要用于存储系统程序,数据存储器用于图像缓存和视频存储。程序存储器选用能电擦写、掉电保护的Flash存储器Am29LV800DB,该器件为8 Mbit。数据宽度可配置成8位或16位。Am29LV800DB与BF533的接口连接如图3所示。
在处理图像中,由于图像数据量很大,BF533内存有限,所以系统外部扩展SDRAM做为数据缓冲区。SDRAM选用Hynix公司的HY57V561620C,该器件是一款4 Bankx4 Mxl6Bit的同步高速动态存储器,完全满足数据缓冲的需要。HY57V561620C与BF533的接口连接如图4所示。
视频数据的存储采用大容量的ATA_IDE硬盘存储。ATA_IDE接口的硬盘为计算机最常用的存储设备,其总线接口方式与控制时序满足BF533的EBIU接口的总线控制时序,可通过该接口直接与硬盘IDE接口连接。连接接口框图如图5所示,CPLD的作用是为IDE硬盘分配总线地址,IDE硬盘有两根地址线IDE_CS1和IDE_CS2。IDE_CS1选通命令块寄存器,命令块寄存器包含对硬盘读写控制的寄存器,通过配置这些寄存器对硬盘读写操作;IDE_CS2选通控制块寄存器,包含设备控制、状态读取等寄存器。由于硬盘的逻辑电平为5 V,BF533的逻辑电平为3.3 V为了使其相匹配,采用总线驱动器74LVC245为电平转换。74LVC245为双向8位总线驱动器,两片用于数据总线驱动,一片用于控制信号线的电平匹配。74LVC245传输数据方向的控制引脚DIR,其逻辑时序与BF533的读控制时序相同,将其连接在BF533的AOE引脚,以控制数据的传输方向。IDE在硬件连接上有两种工作模式:DMA传输模式和PIO传输模式。由于BF533的DMA控制器只是从接口到内存的控制,无法对外部器件做DMA控制。如需实现硬盘的DMA传输模式,必须选用专用的DMA控制。为了简化硬件设计,选用PIO16位模式作为硬盘的控制模式。