首 页文档资料下载资料维修视频包年699元
请登录  |  免费注册
当前位置:精通维修下载 > 文档资料 > 家电技术 > 维修教程知识 > 单片机栏
基于DSP的运动控制器的开发
来源:本站整理  作者:佚名  2009-12-16 15:29:04



    运动控制器是一种用于多种运动控制场合的上位控制单元,通常采用专业运动控制芯片或高速DSP来控制步进电机或伺服电机。运动控制器与PC机构成主从结构。PC机负责人机交互界面的管理和控制系统的实时监控工作;控制器完成运动控制的细节。运动控制器配有库函数供用户调用,这种开放的结构能够广泛应用于制造业中设备自动化的各个领域。


1 系统的构成与工作原理
1.1 系统的构成
    系统构成如图1所示,包括电源转换模块、DSP外围电路、脉冲输出电路、编码器信号采集和处理电路、D/A输出电路和DSP-PC机通信电路等。核心微处理器采用美国TI公司的16位定点DSP芯片TMS320LF2407A。

1.2 系统的工作原理
    本系统由上位机通过双端口RAM把运动控制指令或控制参数传递给运动控制器的DSP,DSP根据采集到的PC机指令,通过位置控制和速度控制算法进行计算。然后将计算出的脉冲信号经脉冲驱动送电机驱动。


2 系统的硬件电路描述
    系统硬件电路主要包括电源转换模块、DSP及外围电路、扩展存储器电路、脉冲输出电路、编码器信号采集和处理电路、D/A输出电路和DSP-PC机通信电路等。控制器板卡使用Altera公司的可编程逻辑器件MAXⅡEPM570实现数字逻辑电路设计,降低了板卡的设计尺寸,增加了板卡的可靠性和设计灵活性,它的在线编程特性可使得数字逻辑设计、硬件设计,如同软件设计一样简便。
2.1 电源转换模块
    TMS320LF240A是低功耗芯片,采用3.3 V供电,本设计采用Bay Linear Inc公司生产的电源转换芯片B1117提供。
2.2 DSP接口电路
2.2.1 时钟信号
    选择16MHz的有源晶振作为外部时钟信号源,从DSP的XTAL1/CLXIN脚输入,经PLL1和PLL2倍频成32 MHz信号,供DSP使用。因而TMS320LF2407A的速度可达到3 1 ns,管脚XTAL2悬空。同时,16 MHz的有源晶振也是CPLD器件MAXⅡ570的外部时钟信号源。
2.2.2 串行EEPROM接口电路
    TMS320LF2407A引导ROM为用户提供两种选择:同步传输通过串行外设接口(SPI)实现;异步传输通过串行通信接口(SCI)来实现。程序代码可以加载到用户指定的位置。为了有效的引导ROM和加载,本设计将MP/MC#引脚拉低,从而使DSP工作于微控制器模式。
2.2.3 扩展RAM电路
    TMS320LF2407A有1.5 kB的数据/程序RAM,544 bit双口RAM(DARAM)和2 kB的单口RAM(SARAM),但是考虑到所需的程序存储空间和数据存储空间较大,在DSP外部用一片CY62136V作为外存储器,该芯片是128 kB×16 bit的存储器,其中64 kB作为数据存储器,其余64 kB作为程序存储器空间。
2.2.4 外部I/O信号处理
    通过管脚引入的硬件中断,包括轴限位中断和编码器INDEX信号中断。8个限位中断信号通过光耦隔离后接入CPLD,经CPLD相与后接入DSP中断管脚XINT1,同时这些信号与DSP的I/O口相连。当某一轴运动到限位开关处时,就会触发DSP的外部中断信号XINT1,然后DSP就可以判定哪个限位开关已经到位。光耦器件选用Toshiba公司的贴片光耦TLP121,它的平均输入驱动电流为50 mA,平均输出驱动电流为5 mA,可直接驱动TTL电路。
2.3 脉冲输出电路
    每一轴的两个信号输出口PLUSE+和PLUSE-可用来输出脉冲和方向信号,这两个输出口可以由程序设定为CW/CCW双脉冲模式或脉冲方向输出模式,用户可以设定J4~J11跳线来设定脉冲为差分输出或者单端输出两种方式。
2.4 D/A转换输出电路
    数模转换电路的核心芯片采用BB公司生产的12位4路电压输出的数模转换芯片DAC7625。DAC的片选信号由DSP的DS,PS,IS,STRB,R/W#,WE#,A0,A1,A2,A3,A11经过译码得到。DAC的4个通道在DSP中的I/O地址为:0000 H,0001 H,0002 H,0003 H,DAC传送寄存器地址为0004 H。
2.5 编码器电路
    该编码器信号处理电路是针对增量式脉冲编码器产生的信号进行处理。为消除外部驱动器大电源的干扰,3对信号经过光耦进行隔离。利用DSP事件管理器中的正交编码脉冲(QEP)电路,对引脚上的脉冲数目和频率分别解码和计数。
2.6 DSP-PC机通信电路
    这里选用美国IDT公司生产的双口RAM芯片IDT71 V321,该芯片均提供两个带有自身的控制、地址和I/O引脚的独立端口,它允许独立地读写存储器中的任何电源。IDT71V321带有片内硬件端口仲裁电路,可以允许双机同步地读或写存储器中的任何单元,同时保证数据的完整性。它的竞争原则是:(1)左右两端口的地址信号同时到达,那么谁的CE片选信号先到,慢的一方BUSY线下拉,直到快的一方访问完毕;(2)左右两端口的片选信号同时到达,那么谁的访问地址信号先到,慢的一方BUSY线下拉,直到快的一方访问完毕。将IDT71V 321的左侧信号按普通接法和DSP相接。当DSP发出读/写IDT71V321的命令时,IDT71 V321锁存左边的BUSYL信号,将此信号送到DSP。若BUSYL信号为1,则表示DSP刚才读IDT71V321不存在冲突,读/写有效;若为0,则
说明DSP刚才对IDT71V 321的读/写存在冲突,本次读/写无效,DSP要重新操作。PC机对接口的寻址方式里采用L/O寻址方式,使用的控制线为IOW和IOR。

[1] [2]  下一页

关键词:

文章评论评论内容只代表网友观点,与本站立场无关!

   评论摘要(共 0 条,得分 0 分,平均 0 分)

推荐阅读

图文阅读

热门阅读

Copyright © 2007-2017 down.gzweix.Com. All Rights Reserved .
页面执行时间:317,027.30000 毫秒