闩锁测试
对于寻求通过汽车应用合格认证的器件而言,汽车电子理事会(AEC)Q-100文档列出了IC闩锁条件以及JEDEC标准IC闩锁测试的参考资料。实际上,这两个标准几乎可以互换。
这些规范确定了两类测试。其中,I类在室温下进行,而II类定义为最大环境工作温度。对于AEC Q-100合格认证而言,除非有特殊规定,II类通常在125℃条件下进行。
避免闩锁的布线惯例
有多种布线技巧可用于消除或降低电路闩锁的敏感性,包括从电源-电压引脚配置等直接措施到各种更加复杂的措施。
标准的业界布线惯例包括:
• 每个阱必须拥有适当类型的衬底触点
• 每个衬底触点应该直接由金属连接至电源垫片(supply pad)
• 将衬底触点尽可能布置在接近连接至电源输入轨的晶体管源极连接的地方(一条不太保守的准则是每5-10个
晶体管或每25-100μm间距布置一个衬底触点)
• 配置n和p晶体管时,将n器件组合朝向VSS,而将p器件组合朝向VDD
• 连接P+保护环至n晶体管周围的VSS
• 连接N+保护环至P晶体管周围的VDD
保护环是布置在阱或电路簇之内或周围的p+或n+扩散区域。这些保护环旨在提供连接衬底载流子的偏置扩散区域,从而对寄生双极结构进行解耦。这些结构有两种类型:少数载流子保护环和多数载流子保护环。
少数载流子保护环用于在少数载流子被反向偏置阱至衬底结汇集之前,汇集少数载流子,而在这个节它们可能会变为多数载流子。阱中的电流浪涌可能会导致压降大至导通寄生双极,从而引发闩锁。
多数载流子保护环把多数载流子电流引发的压降减至最小来对寄生双极晶体管进行解耦。同样,阱中的电流浪涌会导致压降大至能够导通寄生双极,从而引发闩锁。
对接触点(butted contact)与闩锁相关,因为它们有效降低基极-射极分流电阻(R2)。理想的布线将取决于这些射极(N阱中的扩散区)是否以真正对接触点或反相偏置阱结的形式连接起来,或保留在漂浮状态以及它们的相对尺寸。这样一来,恰当地对其布线相对简单,但要确定的话则有点复杂。
然而,考虑到噪声问题,混合信号IC的设计规则不允许对接触点。相反,多种保护条和/或单独电源域可以考虑用于数字和混合信号应用。
寄生双极基极宽度也已经被分析,以确定它对闩锁敏感度的影响。p+射极和阱形成掩模边缘(Xp)之间的间隔影响相对小,n+射极和n阱边缘(Xn)之间的间隔影响更大。
NPN射极闩锁触发电流有两种竞争的影响:R2随着Xn增加和βnpn降低以增加Xn。然而,R2的增加相对于Xn值较小时占据大部分,而在Xn值较大时电流增益(βnpn)中的变化成为主要影响。因此,与自然假设相反,较宽的结构实际上可能对闩锁更敏感。
图3显示闩锁问题布线的一个例子。红圈区域是用于数千微米宽的20V PMOS器件(圈中黑色部分)的电阻n阱结。问题在于阱结的退出通道使用从阱到电源串联在一起的较小晶体管。这就设置了一个与N阱结串联的适当阻抗,而N 阱结将以极低的电流电平正向偏置寄生PNP晶体管的基极-射极结。
图4显示另一个有问题布线的例子,其中较小簇的数字逻辑布设在近邻高压I/O单元处。图中显示物理上最接近垫片(pad)的标准单元门已经被驱动至闩锁并且被损坏。在随后的修改中,逻辑被移至更远,但仅在应用了保护条时器件才会通过闩锁。物理隔离并不会确保闩锁免疫。互补保护环有必要恰当地汇集由I/O注入的少数载流子和多数载流子。
其它考虑
外延起动材料的使用已经成为降低闩锁敏感度的一个非常流行的选择。本质上讲,轻微掺杂质的外延层为IC提供高质量硅片,而较多掺杂质的衬底则从工作的器件区域吸收杂散电流。轻微掺杂质的外延层和较多掺杂质的衬底形成的结提供内置场,将多数载流子引导至衬底,注入的少数载流子也反射回外延层。结合的影响就是使保护环更加有效。
最后,ESD保护结构会影响闩锁性能。简单的二极管结能够分流可能造成潜在有害的电流。这会增加给定输出拓扑结构的闩锁免疫性。相反,具备双极特性的 ESD保护结构(如骤回或SCR结构)可能拥有低至足以被闩锁应力触发的维持电流。因此,必须注意确保ESD结构在合理的过应力状况期间不工作。
结论
汽车工业中存在的严格元件认证程序要求芯片设计人员从项目的最早阶段就可恰当地解决闩锁故障方面的潜在问题。未能满足特定的免疫性要求,可能导致延迟或重新开始的设计工作,这将会使成本更为高昂。
第一步的分析能够预测闩锁阈值,而这应针对创建片外连接的任何晶体管而进行。配备这方面的基础信息,设计人员就能够运用最佳的布线惯例来减轻闩锁敏感性。单独对晶体管进行物理隔离并不足以满足AEC-Q-100或JEDEC闩锁标准,虽然起始材料的选择将影响器件对闩锁的敏感度。建议设计人员在考虑闩锁的同时也采取措施确保ESD免疫性,增强ESD保护措施,而非削弱闩锁免疫性。