从图3可以看出,上一级电路的输出电阻与下一级电路的输入电阻并联。设上一级电路的输出电流为Iout,输出电阻为Rout,下一级电路的输入电流为Iin,输入电阻为Rin。,则下一级电路的输入电流为:
从式(12)可看出,增大输出电阻或减小输入电阻都可以减小传输误差。
3 误差的改善方法
(1)时钟馈通误差的改善。改善时钟馈通误差可采用S2I电路。图4给出S2I存储单元的电路和时序。它的工作原理为:在φ1a相,Mf的栅极与基准电压Vref相连,此时Mf为Mc提供偏置电流JoMc中存储的电流为ic=J+ii。当φ1a由高电平跳变为低电平时,由于时钟馈通效应等因素造成Mc单元存储的电流中含有一个电流误差值,假设它为△ii。,则Mc中存储的电流为ic=J+ii+△ii。在φ1b相期间,细存储管Mf对误差电流进行取样,由于输入电流仍然保持着输入状态,所以Mf中存储的电流为If=J+△ii。当φ1b由高电平跳变为低电平时,考虑到△ii。<<J,所以可以认为Mf和Mc的漏极端子为“虚地”端,即此时Mf和Mc的漏极端电压与没有信号输入时的电压非常接近。在φ2相高电平期间,由φ1b的时钟馈通效应在Mf产生的误差电流为δi,则If=J+△ii+δi,由于δi是由△ii产生的,且δi<<△ii,所以输出电流i0=If—Ic=-ii+δi,由于△ii已经被抵消,而δi很小,所以可以认为输出电流与输入电流相等。
(2)传输误差的改善。从前面的分析知,增大输出电阻或减小输入电阻都可以减小传输误差。下面介绍一种调整型共源共栅结构电路,见图5。
由图5可计算出输出电阻为:
与图1中第二代基本存储单元相比,输出电阻增大
结合S2I电路与调整型共源共栅结构电路的优点,构造调整型共源共栅结构s2I存储单元,见图6。