图5中,补偿电容为4.7 μF,基准点电压Ref来自带隙基准,输出电压由反馈电阻和运放增益决定:
为了减小输出电压的误差,需要设计增益较大的运放,考虑到环路的稳定性及环路建立时间,把补偿电容的极点作为整个环路的主极点,这就要求运放具有较高的带宽。
用负载电阻模拟压控振荡器,取Rload为150~500 Ω,输出5.2~18.8 mA电流来提供压控振荡器的电流,这一输出范围对运放的电压输出范嗣提出严峻要求。为了提高输出电压的电源抑制,可以设计输出管VMP1工作在饱和区,但这就降低了低压差线性稳压器的效率(近似为输出电压与电源电压的比值);另外也可通过增加VMP1,管的栅长来提高电源抑制,但这样就使得运放的主极点减小,整个环路稳定性变差。低压差线性稳压器的设计还需综合考虑电荷泵输出电压,压控振荡器线性工作范围等因素。
3.7 压控振荡器电路
电源噪声是造成PLL输出时钟抖动最主要的原因,而锁相环内部最易受噪声影响的模块为压控振荡器(VCO),本文采用一种高电源噪声抑制、高线性范围的压控振荡器,它通过高电源抑制比的电压调节器对受噪声干扰的外部电源进行预处理,产生稳定的内部电源,从而减小外部电源噪声对VCO核心电路的影响,同时,也改进电压一电流转换(V-IConverter)电路,提高VCO电压频率转换特性的线性范围,减小VCO非线性增益对PLL输出抖动的影响。
4 扩频时钟发生器整体电路仿真
图6、图7分别为输出810 MHz的扩频前后的能谱图,而图8、图9分别是输出1 350 MHz时扩频前后的能谱图。
由图6和图7、图8和图9对比可以看出,扩频后,基频和谐波的能量有一定下降,该设计得到了比较满意的效果。
5 结束语
降低电磁干扰(EMI)是电子系统设计人员需要考虑的一个重要因素,扩频时钟(CLK)为降低EMI提供了一个有效途径。该设计是一款用于发射端时钟产生的锁相环,其创新点在于:在综合考虑数模混合电路的功耗。性能等方面因素的基础上,对各模块电路进行优化,为电荷泵和压控振荡器提供稳定的电流和电压,且采用三角波调制压控振荡器控制电压的方法对时钟扩频,减小电磁干扰。整体的电路级仿真验证表明,该设计符合DP标准的性能要求。