首 页文档资料下载资料维修视频包年699元
请登录  |  免费注册
当前位置:精通维修下载 > 文档资料 > 家电技术 > 单元电路介绍 > 其它电路
基于DP标准发射端扩频时钟发生器电路设计
来源:本站整理  作者:佚名  2010-04-08 19:05:05



3.4 调制电荷泵电路
    采用调制电荷泵三角波调制压控振荡器的控制电压以达到扩频的效果。文献[5]中给出了调制电荷泵的参数:调制电流为2.33μA,调制频率为30 kHz。电荷泵的输出都是采用单管,而不是更有利于抑制失配度的级联管,原因在于级联管限制了电荷泵的电压输出范围,压控振荡器在1.15~2.43 V线性范围内不是所有情况下都能处于饱和区工作。该设计通过增加管子的栅长L,即增加从管子漏端看进去的电阻来减小失配度,而管子增大所引起的时钟馈通及电流泄露等问题比电流失配对系统的影响小。
3.5 滤波器电路
   
环路滤波器(LPF)连接在电荷泵和压控振荡器之间,它决定锁相环的基本频率特性。实际上,正是由于环路滤波器的存在,锁相环才可以选择工作在任意中心频率和带宽内。环路滤波器可以采用无源滤波器或有源滤波器。该设计采用无源低通滤波器,用基于锁相环交流频域特性分析的方法。在该滤波器的设计中,如果锁相环带宽、相位裕度和零极点选择合理,只需经过1~2次试算,就可以得到正确结果。这种设计方法的优点是直接以锁相环的交流特性为出发点,利用使系统稳定的简单条件,就可以设计出环路滤波器。这为低相位抖动、快速锁定锁相环的行为级设计提供了一种快速准确的途径。
3.6 压控调节器电路
   
考虑到压控振荡器易受到电源噪声的影响,而压控振荡器的性能是整个锁相环系统的关键,所以为压控振荡器提供1个稳定的电源电压是非常必要的。本文采用折叠式共源共栅结构,如图5所示。

    图5中,补偿电容为4.7 μF,基准点电压Ref来自带隙基准,输出电压由反馈电阻和运放增益决定:
   
    为了减小输出电压的误差,需要设计增益较大的运放,考虑到环路的稳定性及环路建立时间,把补偿电容的极点作为整个环路的主极点,这就要求运放具有较高的带宽。
    用负载电阻模拟压控振荡器,取Rload为150~500 Ω,输出5.2~18.8 mA电流来提供压控振荡器的电流,这一输出范围对运放的电压输出范嗣提出严峻要求。为了提高输出电压的电源抑制,可以设计输出管VMP1工作在饱和区,但这就降低了低压差线性稳压器的效率(近似为输出电压与电源电压的比值);另外也可通过增加VMP1,管的栅长来提高电源抑制,但这样就使得运放的主极点减小,整个环路稳定性变差。低压差线性稳压器的设计还需综合考虑电荷泵输出电压,压控振荡器线性工作范围等因素。
3.7 压控振荡器电路
   
电源噪声是造成PLL输出时钟抖动最主要的原因,而锁相环内部最易受噪声影响的模块为压控振荡器(VCO),本文采用一种高电源噪声抑制、高线性范围的压控振荡器,它通过高电源抑制比的电压调节器对受噪声干扰的外部电源进行预处理,产生稳定的内部电源,从而减小外部电源噪声对VCO核心电路的影响,同时,也改进电压一电流转换(V-IConverter)电路,提高VCO电压频率转换特性的线性范围,减小VCO非线性增益对PLL输出抖动的影响。


4 扩频时钟发生器整体电路仿真
   
图6、图7分别为输出810 MHz的扩频前后的能谱图,而图8、图9分别是输出1 350 MHz时扩频前后的能谱图。

    由图6和图7、图8和图9对比可以看出,扩频后,基频和谐波的能量有一定下降,该设计得到了比较满意的效果。

5 结束语
   
降低电磁干扰(EMI)是电子系统设计人员需要考虑的一个重要因素,扩频时钟(CLK)为降低EMI提供了一个有效途径。该设计是一款用于发射端时钟产生的锁相环,其创新点在于:在综合考虑数模混合电路的功耗。性能等方面因素的基础上,对各模块电路进行优化,为电荷泵和压控振荡器提供稳定的电流和电压,且采用三角波调制压控振荡器控制电压的方法对时钟扩频,减小电磁干扰。整体的电路级仿真验证表明,该设计符合DP标准的性能要求。

上一页  [1] [2] 

关键词:

文章评论评论内容只代表网友观点,与本站立场无关!

   评论摘要(共 0 条,得分 0 分,平均 0 分)

推荐阅读

图文阅读

热门阅读

Copyright © 2007-2017 down.gzweix.Com. All Rights Reserved .
页面执行时间:98,015.63000 毫秒