三个同步信号的选取为 A、B、C三相电压,相位差为120°,而A、-C、B三项分别作三片TCA785的同步信号,在移相电压的作用下就会产生6个周期脉冲信号QA1、QA2、QC1、QC2、QB1、QB2,如图3所示。其中QA1、QA2有180°的相移,QC1、QC2有180°的相移,QB1、QB2有180°的相移,并且六者中相邻两个脉冲之间相位差为60°。
对QA1、QA2、QC1、QC2、QB1、QB2做如下运算即得到最终输出:
TP1=QA1+QC1;
TP2=QC1+QB1;
TP3=QB1+QA2;
TP4=QA2+QC2;
TP5=QC2+QB2;
TP1=QB2+QA1。
2 基于FPGA的数字触发器
晶闸管数字触发器主要有电网同步信号检测、输出信号、检测及反馈信号处理、模拟PI调节单元、相序自适应、缺相保护单元、脉冲形成及脉冲驱动单元组成。同步信号检测部分获得电网的三相同步信号,作为触发脉冲输出的基准,同时也作为相序自适应及缺相保护的依据;输出信号检测及反馈信号处理单元将输出电压或电流信号与移相给定信号经过模拟PID运算后,由A/D转换成数字触发控制角,送入主控芯片。脉冲形成单元输出的脉冲经调制并经脉冲变压器隔离放大后驱动晶闸管。
2.1 主控芯片FPGA
本文使用的开发板是Actel公司的ProASIC开发板。Actel是反熔丝(一次性烧写)PLD的领导者,由于反熔丝PLD抗辐射、耐高低温、功耗低、速度快,所以在军品和宇航级应用上有较大优势。
2.2 FPGA的设计流程
FPGA设计流程分为设计输入、功能仿真(前仿真)、布局与布线、时序仿真(后仿真)、配置下载等步骤,设计流程如图4所示。
(1)设计输入