运算放大器采用全摆幅的折叠共源共栅输入级,即混合使用NMOS和PMOS差分对[1]。折叠共源共栅的输入级有以下优点:较大的输出电压摆幅、输入和输出能直接短接、输入共模电平更容易选取等。
跟随器采用AB类放大器作为输出级。AB类放大器的效率介于A类和B类放大器之间,取决于静态偏置电流的大小,但AB类放大器的传输曲线比B类放大器具有更好的线性[2]。运算放大器中采用浮栅电流源给A-B类输出级的管子提供偏置,使A-B类输出管的电路结构更紧凑,可进一步优化芯片面积。
共源共栅补偿是把补偿电容移至共源共栅器件的源极和输出结点之间。这既能有效地减少补偿电容的大小,又能切断补偿电容的前馈通路,提升运放的电源抑制能力。
1.2 转换速率的优化
当输入为大幅度的阶跃激励时,运算放大器典型的瞬态响应曲线如图2所示。
输出信号包括2个阶段:转换过程和线性稳定过程。转换(slewing)是运放的大信号特性,用性能参数即转换速率(slewing rate)来评估,通常都是由对负载电容充放电的电流确定。一般而言,转换速率不受输出级限制,而是由第1级的源/漏电流容量决定。线性稳定时间是运放的小信号特性,即是输入小信号激励时,输出达到稳定值(在预定的容差范围内)所需的时间。理论上,用性能参数即建立时间定义,可以完全由小信号等效电路的极、零点位置确定。
可以显著地提高转换速率的方法就是增加辅助模块[3]。辅助充放电的运放与主放大的运放结构相近,只是输入差分对不对称,且辅助充电运放只有充电管,辅助放电运放只有放电管[4]。这2个模块能灵敏地检测到2个输入信号(即是跟随器的输入和输出信号)之间的差异,如果两者相差较大,就会相应地打开辅助充放电运放。调节2个辅助运放的输入差分对,就可以调整辅助运放的灵敏度。此外,跟随器的输出端外接(在芯片外部)1 μF大电容,可以起到非常好的稳压作用。
2 跟随器的仿真和实现
在基于GSMC±9 V的0.18 μm CMOS高压工艺SPICE模型进行了模拟仿真和流片验证,仿真和测试结果都表明,本设计可以满足系统要求。