首 页文档资料下载资料维修视频包年699元
请登录  |  免费注册
当前位置:精通维修下载 > 文档资料 > 家电技术 > 单元电路介绍 > 其它电路
基于FPGA的1553B总线接口设计
来源:本站整理  作者:佚名  2011-09-24 14:18:24



  MIL-STD-1553 总线是美国20 世纪80 年代制定的第一个军用数据总线标准, 它是一种串行的数据总线。

  该总线标准自制定后广泛应用于军用飞机、车辆、船舶中, 并鉴于其高可靠性和灵活性, 逐渐应用在许多其他机动平台上。

  1553B 是一种时分制指令/响应式多路传输数据总线, 总线上的所有消息传输都由总线控制器发起, 远程终端对发出的指令应给予回答( 响应) 并执行相关操作。

  这种方式非常适合集中控制的分布式处理系统。1553B总线通信系统是由总线控制器、远程终端、总线监控器三部分组成。一个通信总线上最多可以挂32 个远程终端, 传输介质采用屏蔽双绞线, 对噪声等干扰有很好的抑制能力。1553B 总线的数据传输率为1 Mb/s ,在一次消息传输中最多可以传送32 个字, 所有单次传输的时间较短, 具有很好的实时性。

  在MIL-STD-1553 总线通信系统中, 总线接口板是系统的关键部分, 其中核心部分的接口电路是总线应用中的主要制约因素。在1553B 总线得到广泛应用的今天, 国内应用1553B 总线协议的通信模块的解决方案多采取基于进口1553B 总线协议芯片来开展相关设计, 如UT 公司的UTl553B 协议芯片、DDC 公司的高级协议处理芯片BU-61580 等, 虽然这些芯片能够完成协议功能, 但价格昂贵、灵活性差, 这些弱点在一定程度上限制了设计能力, 因此提出一种新的基于嵌入式方法实现的1553B 数据总线接口逻辑。

  1 系统总体设计方案

  本文采用Xilinx 公司的FPGA 芯片作为协议处理核心器件, 选用TI 公司的TMS320C5510 作为主处理器负责接收FPGA 处理过的数据和调度FPGA 的具体操作。

  总体方案的系统结构如图1 所示。

 

  1.1 模拟收发部分电路设计

  由于1553B 总线上传输的是双极性的差分信号, 主处理器不能直接接收来自总线上的数据, 所以需要信号调制解调及电平转换电路。

  电平转换部分一方面将总线上传输的电平信号转换成标准的CMOS 电平供处理器使用, 另一方面将处理器发出的CMOS 信号变成总线标准进行传输。模拟收发器部分简单地说就是将单极性曼彻斯特编码和双极性曼彻斯特编码相互转换。本文采用HOLT 公司的HI -1567PSI , 它是一款专门为MIL-STD-1553 开发的模拟收发器, 供电电压为3.3 V, 通过隔离变压器连接到总线上。HI-1567PSI 是双通道收发器结构, 因此要有两个隔离变压器与其相连接。

  1.2 总线接口的数字通信部分

  数字通信部分是1553B 总线接口模块的核心, 完成协议数据的收发处理, 由可编程逻辑器件Virtex 系列芯片和DSP 芯片组成。FPGA 芯片在模块中起到1553B 通道的作用, 接收总线上送来的数据并根据协议进行处理之后送给处理器。FPGA 模块中开辟了足够空间的FIFO存储处理后的数据, 当达到一定数量后, 主处理器采用中断的方式读取FIFO 中的数据。在本文的设计中, 为了便于观察实验结果, 将DSP 接收到的数据送到串口上进行显示。同样地,DSP 将要发送的数据送到FPGA 开辟的另一个FIFO 中, 当每个数据编码结束后通过状态机程序产生FIFO 信号的时钟读取下一个数据进行编码,所以这里的FIFO 采用的是异步的工作方式。

  2 核心模块功能分析

  总线接口模块最主要的部分是FPGA 实现的功能,其总体功能如图2 所示。

 

  FPGA 中最重要的部分是发送器和接收器, 现将这两部分的工作过程做简要分析。

[1] [2]  下一页

关键词:

文章评论评论内容只代表网友观点,与本站立场无关!

   评论摘要(共 0 条,得分 0 分,平均 0 分)
Copyright © 2007-2017 down.gzweix.Com. All Rights Reserved .
页面执行时间:13,613.28000 毫秒