·上一文章:基于V600ME14-LF的锁相环设计
·下一文章:基于频域滤波数字均衡器的设计
图中,横坐标为时间t,单位为纳秒(ns),纵坐标为电压幅度(A),单位为毫伏(mv)。可以看出,输出波形的频率为50 MHz,与初始设定值一致。由此可见,程序符合设计要求。
3 结束语
FPGA对AD9910的控制是通过对其各个控制寄存器进行相关设置来实现的。随着FPGA的广泛应用,以及更快的数据处理速度,基于FPGA+D-DS的方案对于频率源的设计与实现具有工程实践意义,而且还将在更多的领域得到应用。