·上一文章:融合LXI和脚本的优点(上)
·下一文章:基于PXI和LabVIEW的无源干扰设备测试诊断系统构建
2.3 边界扫描适配器设计
边界扫描适配器采用ALTEra 公司的EPM7128SLC84-15 芯片作为控制器,负责与计算机 相连,上传、下载测试数据和控制字,按时钟产生边界扫描控制时序及测试向量。芯片内部 按功能分应包含通信接口、指令寄存器、数据寄存器、TAP 控制器、信号采集模块、信号发 生模块和分频模块。结构框图如图2 所示。
从计算机传来的指令信号和数据信号通过通信接口分别保存在边界扫描适配器内部的 寄存器中,然后适配器中的其它模块如TAP 控制器、信号采集模块和信号发生模块将依据 指令寄存器中的指令字进行相应的工作,包括发送JTAG 总线时序、移位、并行采集数据和 并行发送数据等。采集的数据通过通信接口上传给计算机以供分析时使用。分频器用来产生 各模块工作所需要的时钟信号。本文在MAX+Plus II 环境下,使用VHDL 语言对各模块进 行设计,顶层文件使用图形输入方式将各模块连接起来。
2.4 计算机软件设计
本系统的计算机软件采用Visual BasIC 6.0 高级编程语言开发,其主要功能是通过计 算机并行端口实现计算机与边界扫描适配器之间的实时通信,将指令信号和测试数据发送给 边界扫描适配器,同时将测试响应数据上传至计算机,并完成对数据的处理、显示、存储等 操作。