(2)前端信源解码电路
前端信源解码电路由JP1 JP2、U27(H13202)组成。电路原理图如图4所示。该部分电路的作用是接收来自有线网的高频信号(通常在48.5MHz~860MHz之间),通过QAM解调器完成信道解码。从载波中分离出包含音、视频和其他数据信息的数字流(TS)信号送往U4。
JP1、JP2、U27组成的电路的作用是在CPU输出的IIC总线控制下,对有线电缆传输过来的有线信号进行降频、解调、解码等处理,最后输出CPU可以识别的数字TS流信号。
JP1的①、⑩脚为5V供电输入,主要用于高频电路部分使用,要求的精度比较高,一般认为4.75V~5.25V是允许的范围,超出此范围,则属于非正常供电,此时的TL/NER工作是不正常的。
CPU对TUNEK的控制,以及TUNEK对CPU的状态反馈,均是通过IIC(SCL,SDA)总线实现,而CPU解码图像声音所需要的数据,则是通过TS(TSIN_DATA0-7)流总线,所以,如果TS流有异常,并不会影响搜台过程中对信号质量和强度的检测。而如果IIC总线有异常,则是不可能检测到信号质量和强度的。更不可能解码出正确的TS流。
(3)程序存储器(FLASH)电路
程序存储器(FLASH)电路由集成块U4中的部分电路和U15组成。程序存储器(FLASH)的主要功能是存储系统启动所需要的软件代码,能够在掉电之后,完好保存存储在其内的所有代码。所以,要求其能够在CPU复位之前就先行复位完成。等待CPU对其进行读取操作。
机顶盒的升级过程。实际上也就是对FLASH内的程序代码进行更新的过程。正是因为如此,所以才要求升级过程中不能断掉电源,以避免代码更新过程出现异常,造成不能正常使用。
由于数字电视机顶盒的开机程序存储在程序存储器中。所以程序存储器一旦出故障,机顶盒通常无法启动进入工作状态。程序存储器MCU(FLASH)电路原理图如图5所示。