其他一些降低噪声与电磁干扰的方法
(1)用地线将时钟区圈起来,时钟线尽量短。
(2)尽量为继电器等提供某种形式的阻尼。
(3)使用满足系统要求的最低频率时钟。
(4)时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地。
(5)I/O驱动电路尽量靠近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(6)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(7)印制板尽量使用45度折线而不用90度折线布线以减小高频信号对外的发射与耦合。
(8)时钟、总线、片选信号要远离I/O线和接插件。
(9)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。
(10)石英晶体下面以及对噪声敏感的器件下面不要走线。
结论
在PCB设计中要处分考虑到各种干扰所产生的影响,完整的设计能够有效拟制电磁干扰,缩短产品设计周期,提高系统稳定性和可靠性。