图6为一个简单的图腾柱I/O口电路,驱动一个串联源端匹配的传输线。图中LV和LG为器件电源管脚和地管脚的封装电感,A、B为两个场效应管,作为开关使用。假设初始时刻传输线上各点的电压和电流均为零,在某一时刻器件将驱动传输线为高电平,这时候器件就需要从电源管脚吸收电流。在时间t1,合上开关A,电流从PCB板上的VCC流入,流经封装电感LV,跨越开关A,串联终端电阻,然后流入传输线,输出电流幅度为(1/2)VCC/Z0。电流在传输线网络上持续一个完整的轮回(round-trip)时间,在时间t2结束。至此以后,整个传输线处于电荷充满状态,不需要额外流入电流来维持。当电流瞬间涌过封装电感LV时,将在结点V1处导致芯片电压的扰动。在时间t3,关闭开关A,这一动作不会导致脉冲噪声的产生,因为在开关A打开的瞬间是没有电流流过的。同时,合上开关B,这时传输线、地平面、封装电感LG以及开关B形成一环路,有瞬间电流流过开关B,这样在结点G1处产生地弹扰动。如果在V1和G1之间加上一旁路电容(放置在芯片内部)的话,可以使得V1点处和G1点处的瞬态电压扰动相同,这样在每一次开关切换时,V1点和G1点均会产生电压扰动,然而幅度将会减半。
在高速PCB设计中,在电源管脚附近放置滤波电容就是为了消除电源扰动以及地弹噪声的。系统加上旁路电容以后,由于电容寄生电感的存在,环路的总电感将增加,可能产生的噪声强度也就会更大。因此设计者应该尽可能的选择寄生电感小的旁路电容并合理的将其放置在PCB中。
5 器件电源管脚旁路电容的放置
当电流在瞬间通过器件电源管脚流入器件或者通过地管脚流入地时,由于器件封装电感的存在以及电源供给环路中电感的存在,将会产生电源扰动和地弹噪声,因此需要在电源管脚附近放置滤波电容以达到消除电源扰动以及地弹噪声目的。
从上文可知,电源扰动和地弹噪声主要来自于芯片的引脚,由于芯片的输出阻抗(芯片的电源或者地管脚的输出阻抗)一般要比电源平面或者地平面的阻抗大得多(如果不是这样的话,将会有大量的电源、地噪声产生),因此可将芯片看作一个噪声源,对于一块合理设计的电路板而言,无论在什么时候,当噪声源的阻抗比负载大得多的时候,噪声源可以看作一个电流源,它将灌入一定量的电流到电源或者地系统中。为了减小电源或者地噪声,就需要采取措施来减小灌入到电源或者地平面当中的电流量。为了切实做到这一点,理论上需要将电源或者地管脚串联一个阻抗,这个阻抗必须足够大,最好比芯片电源地管脚的输出阻抗还大。但串联这样一个大的阻抗是不现实的,因为如果这样的话,将会在芯片内部产生更大的地弹噪声或者电源扰动,导致芯片不能够正常工作。因此正确的做法还应该是设法将噪声通过低阻抗的回路引到地平面上去。通常的做法是给芯片的电源管脚加旁路电容。下面简单的分析了电容的四种放置方式。
如图7及图8(a)所示,为旁路电容的一种放置方式。将芯片的地管脚直接通过一个低阻抗的过孔D(一般过孔的寄生电感约为1~2nH)连接到地平面上,这样芯片地管脚上的地弹噪声将通过过孔流入到地平面上,抑制了地弹噪声对芯片的影响。芯片的电源管脚通过一小段传输线(通常约为50~80mil长,寄生电感约为1~1.6nH)连接到电容的电源盘垫上,电容的电源盘垫和地盘垫直接通过过孔连接到电源平面和地平面上,这样电源管脚到地平面之间也将有一条低阻抗的通路,有效的克服了电源管脚上的电源噪声对芯片的影响。同时旁路电容附近的电源层上的噪声也将通过过孔B、旁路电容、过孔C这样一条低阻抗通道流入到地平面上,这样的放置方式有效的抑制了噪声对芯片以及电源和其他系统的影响。
如图8(b)所示,将过孔B放在电容电源管脚和芯片电源管脚之间,这样将增加通路A的环路电感,当电容和芯片不是位于同一层时,一般采用这种方式。
如图8(c)所示,将电容电源管脚处的电源过孔B改打到接近芯片电源管脚A处,这种放置方式类似于上述第二种放置方式,将导致环路电感的增加,此方式应避免。
如图8(d)所示去掉电容电源管脚和芯片电源管脚之间的传输线,而将芯片电源管脚直接通过一个过孔连接到地平面上,电容电源管脚和芯片电源管脚之间通过大的电源平面连接到一起,这样通路A包括:两个过孔、一个电源平面、一个电容,也同样增加了环路的电感,而且噪声将对电源平面带来不可预知的影响,另外还增加了过孔的数量,减少了板子上的布线面积。此方式也应尽量避免。
6 结束语
当前数字系统板级频率越来越高,各种EMI问题也越来越严重。合理的选择和使用旁路电容是消除EMI、获得电源完整性的一个关键方面。而且,随着半导体技术的进一步发展,电容也在不同的更新换代以满足高速电路设计的要求。因此,旁路电容选择、旁路电容的摆放等问题需要不断的进行深入探讨。