·上一文章:上网本处理器电源设计要点
·下一文章:嵌入式视频处理系统领域的FPGA验证
由图3可以看出,仿真产生的监督码是:
图3编码仿真输出
48,168,46,159,119,162,72,132,139,235,172,28,76,175,171,238.
与MATLAB软件产生的编码比较可知结果是正确的。综合以后的电路示意图见图4所示。
用Virtex4的4vlx15sf363-11进行综合,占用352个SLICE,工作频率可以达到233.568 MHz。
3 结论
先采用MATLAB软件获得了域元素、生成了多项式和编码,极大地减轻了计算量。通过改善编码结构。正确获得了编码,也实现了编码的连续性,在工程中有很大的实用意义。