lpm_ff_component3.clock = FVALT&STROBT&LVALT&
GP5 # GP5&VCLK
lpm_ff_component3.data0..0 = VSYNN
STROO = FVALT&STROBT&LVALT&GP5
A19..0 = lpm_counter_component.q19..0
lpm_counter_component.aclr = sclr
lpm_counter_component.clock=FVALT&STROBT&LVALT&
GP5 # GP5&VCLK
/WE = FVALT&LVALT&STROO
/OE = FVALT
FVTA = FVALT
/FVTA = FVALT
VCLK = lpm_counter_component1.q0..0
lpm_counter_component1.clock = VVCLK
VVCLK = CLK & GP5
2VCLK = VVCLK
F1 = A19&GP5
HSYNN =A5&A6&A7&A8&A9&GP5
VSYNN =A14&A15&A16&A17&A18&GP5
END
2.3 多层高速印制电路板设计
笔者研制的图像数据传输卡的印制板设计为四层板,除了顶层和低层外,单独设计了电源和地层,这是基于PCI总线板卡的基本要求。另外,由于卡上的数据、地址及控制信号多为高速信号,在进行印制板设计时,还必须注意以下几点:
·PCI桥引脚的最大走线长度限于1.5英寸,CLK信号走线长度限于2.5±0.1英寸,且只连接一个负载;
·板上的共享PCI信号线的无负载特性阻抗(Z0)应控制在60~100Ω;
·PCI控制信号应考虑上拉电阻;
·每个电源引脚都要对地去耦合,处理开关电流的冲击。一般跨接0.01μF高频去耦电容;
·采集卡应遵守最大引脚电容小于10pF的限制;
·共享的PCI信号在板上,只能带一个负载。
在深入研究了数字CCD相机接口要求的基础上,按照以上的设计原理,自行研制成功基于PCI总线的、适用于多相机同时曝光的图像数据传输卡。该卡在机载多波段偏振成像系统原理样机中成功地通过了调试。测试数据表明,图像数据传输卡能够满足系统的设计要求。