·上一文章:ABEL源文件的构成
·下一文章:Abe14w编译软件简介及使用
ABEL硬件描述语言是美国DATAI/O公司开发的一种高级可编程逻辑设计硬件描述语言。它允许设计者以逻辑图、表达式、状态图以及真值表等方式描述逻辑设计,准确地反映设计思想。ABEL语言不需要设计者详细了解PLD器件的内部结构,只要求输入符合语法规定的逻辑描述,就能实现各种不同功能的逻辑系统,同时还可以进行逻辑系统的化简、仿真和验证。由于ABEL硬件描述语言的独立性以及上至系统、下至门级的宽口径描述功能和宽松的数据格式,因此可以方便地适用于各种不同规模的可编程器件设计(包括CPLD、FPGA)。
ABEL硬件描述语言还能通过开发系统将其设计转换成目前热门的其它语言描述,如VHDL、Verilog-HDL等。与VHDL、Verilog-HDL等语言相比,ABEL硬件描述语言格式简洁、入门容易,是一种容易掌握的硬件描述语言,用于GAL器件的开发非常合适。下面关于ABEL语言的语法、格式、语句的叙述比较冗长,但又是必需的。