·上一文章:基于CBIR技术的手机人脸识别系统设计
·下一文章:平面电视设计中的灵巧集成技术介绍与应用
TMS320C6713的多路数据输出/输入需经过一个数据组合和分离的时序控制单元,这一任务由一块FPGA完成,其功能是接收所有来自DSP的数据,将相同的时隙组合在一起后根据相应的连接设备的时序送出,同时将来自不同的设备的数据组合后以TDM的方式送入DSP,如图2所示。
1.2.2 时钟和帧同步
通过设置DSP的收发帧同步控制寄存器可以设置TDM的具体模式,而相应的位时钟、帧同步时钟可由编程控制由外部产生或直接由内部产生,图3是时钟的相关控制关系。高频时钟AHCLKX可由高频时钟控制寄存器设置为内部产生或外部输入,ACLKX可由时钟控制寄存器设置为内部产生或外部输入。如果采用内部高频时钟,则由AUXCLK经分频后得到,分频数值由高频时钟控制寄存器的0~11 b决定;高频时钟分频后得到位时钟,分频数值由时钟控制寄存器的0~4 b决定。
1.3 AD采样和语音信号的回放
TLV320AIC23B是输入输出模拟音频接口编解码器,该编解码器采用了Sigma-Delta技术进行数模和模数转换,并和McBSP直接相连,AIC23还提供了麦克风输入、线性输入、线性输出和耳机输出4个模拟接口。TLV320AIC23B的控制字可通过SPI方式或者I2C方式写入。图4是I2C方式控制字的读写时序图。设定控制寄存器的工作方式后即可利用TLV320AIC23B对语音信号进行高精度的采样和回放。
2 CVSD编解码
CVSD也叫数字检测音节压扩增量调制,进入实用阶段已有十多年的历史。数字CVSD编译码器中音节平滑滤波器及编译码器中的主积分器的转移函数如下:
音节平滑滤波器: