8.调光控制电路
该主板设有脉冲调节(DIM-PWM)和电压调节(DIM-DC)两种背光亮度调节方式(DIMING)、P100的⑧脚为DIM-DC调光控制输出端,11脚为DIM-PWM调光控制输出端,如图19所示。
若用DIM-PWM调光控制方式,则P100的11脚的波形如图20所示,用万用表测得该脚的直流电压约为2V;若采用DIM-DC调光控制方式,则调节亮度时,P100的⑧脚电压应在0.5V~3.3V之间变化。
9.上屏电压控制电路
Q403为上屏电压控制管,如图21所示,相关控制电路如图22所示。在待机状态时,主芯片的128脚(LVDS-PWR-EN)输出低电平,三极管Q400截止,其c极为高电平,则P沟道场效应管Q403截止,无输出电压送往逻辑板。二次开机后,主芯片的128脚输出高电平,三极管Q400导通,其c极为低电平,则Q403导通,其漏极(D)输出12V电压(LVDSVDD)。
实际上,在二次开机后,该电路启动有一定的延迟时间,该时间的长短可以通过改变R441的阻值来调节,R441的阻值越小,延迟时问越一长。
10.静音控制电路
该机静音控制电路主要由三极管Q502、Q503等元件组成,如图23所示,相关电路如图24所示。
二次开机后,Q503的b、e极电压均开始上升,由于b极外接有R509和C501、C501有一个充电过程,则Q503的b极电压上升速度比e极慢,当e极电压高于b极电压0.6V时,Q503导通,其c极输出高电平,Q502导通,SD信号为低电平,则伴音功放块TPA3113D2(U500)的①脚为低电平(约0.3V)、U500进入静音状态。在C501的充电过程后期,则Q503的b极电压会快速上升,当b、e极间电压小于0.6V时,Q503截止,其c极输出低电平,Q502截止,SD信号为高电平,U500的①脚为高电平(约3.1V)、U500进入正常放大状态。
实测得Q503的三极波形如图25所示,供参考。
11.DDR供电电路
该机的DDR动态存储器)电路集成在主芯片内部,该部分电路的供电端为11、13脚,实修时,可以以电阻R406的一端作为测试点,如图26所示。
上一页 [1] [2] [3]