·上一文章:新型的时钟日历芯片DS12C887的应用
·下一文章:基于单片机的具有通讯口的智能温控表的设计
UC3907集成电路芯片的内部结构原理,工作电源V∝(10脚)的电压范围为4.5~35V;芯片内有一个基准电压源VREF,其值相对于ARTIFICIALGND(6脚)为1.15V,也可以从VREF(7脚)输出;ARTIFICIALGND是芯片的低阻地(参考地),它比(—)SENSE(4脚)的电位高0.25V,这一电压偏置为接地放大器的工作电流提供回路,而使电压采样负端(—)SENSE(即接地放大器的反相输人端)为高输入阻抗。
工作原理:电流采相信号由C/S(+)(2脚)和C/S(—)(3脚)差动输人到电流放大器,电流放大器是一个增益固定为20的低通差分放大器,允许共模输人电压范围为:最低值为功率返回线POWERRTN(5脚)电位,最高值为Ugp-2V,允许差模输人电压范围为50~500mV。电流放大器的输出,一方面经过缓冲放大器连接到均流母线CURRENTSHAREBUS(15脚);另一方面与均流信号一起,经过调整放大器生成环流信号,还可以通过STATUSINDICATE(16脚),输出主模块状态指示信号。
缓冲放大器输出到均流母线(15脚),各个并联电源模块与均流母线相连,以实现均流。均流母线对地短路或电位高于50V时,保护电路动作,因此均流母线开路或短路,都不会影响各电源模块的独立工作。